Pendant l’étalonnage du décalage DC RX, le FPGA fait la moyenne du signal reçu pour calibrer le décalage DC. Généralement, lorsqu’une erreur se produit, c’est parce que le signal acquis sature au niveau du CAN et est écrêté lorsqu’il est échantillonné dans le FPGA. Réduisez la puissance d’entrée de la Radio 420 RX ou réduisez le gain RX pour éviter la saturation du signal