Principales caractéristiques :

Le réseau phasé, la formation de faisceaux, la radiogoniométrie et le MU-MIMO sont désormais abordables avec ce nouveau SDR MIMO 8 × 8, offrant 8 canaux TRx par FPGA. Avec la possibilité de connecter deux unités pour un 16 × 16 parfaitement synchronisé, un étalonnage automatique du gain et de la phase, des liaisons pour rassembler tous les flux IQ dans un seul FPGA maître, la construction de grands systèmes MIMO n’a jamais été aussi simple.

  • 8×8 sur un seul FPGA
  • Connexion facile de deux unités pour un 16 × 16 ou plus parfaitement synchronisé
  • Des liaisons point à point à faible latence rassemblent tous les flux IQ dans un seul FPGA maître (16 × 16 ou plus)
  • Étalonnage automatique du gain et de la phase pour multiéléments, formation de faisceaux, radiogoniométrie et MU-MIMO
  • Entièrement intégré à Matlab Simulink et Xilinx System Generator (outils de conception basés sur des modèles)
  • Circuit intégré radiofréquence AD9361 (RFIC)
  • Logiciel défini jusqu’à 6 GHz et 56 MHz BW
  • Format compact : 385 mm x 360 mm x 45 mm
  • PC Linux intégré: connectez-vous à distance depuis n’importe quel ordinateur ou exécutez-le de manière autonome
  • Plug-and-play, avec Ethernet, PCI Express et VITA-49 Radio Transport Protocol (VRT)
  • Interface PCIe à faible latence (75 µs aller-retour) et haute vitesse (10 Gbit/s)
  • Logiciel de base QAM64 OFDM*

* Le logiciel de base est actuellement disponible sur la 1re génération de PicoSDR

8×8 sur un seul FPGA

70 MHz à 6 GHz sur une seule radio

Le PicoSDR 8 × 8-E repose sur une seule radio 0-6 Ghz, construite sur le circuit intégré de radiofréquence (RFIC) AD9361 agile et haute performance, qui offre toutes les performances sur toutes les bandes de fréquence.

  • Émetteur-récepteur RF 2×2 avec 12-DAC et ADC intégrés
  • Gamme de fréquences de 70 MHz à 6 GHz avec synthétiseurs fractionnaires-N intégrés (taille de pas LO maximale de 2,4 Hz)
  • Prise en charge du fonctionnement TDD et FDD
  • Bande passante de canal réglable : 200 kHz à 56 MHzPile Radio640
  • Sensibilité du récepteur avec un facteur de bruit typique de 7 dB de 200 MHz à 4 GHz et de 10 dB de 70 MHz à 6 GHz
  • Contrôle de gain RX 100 dB avec surveillance en temps réel et signaux de contrôle pour le gain manuel
  • Contrôle de gain automatique indépendant
  • TX OP1dB : +18dBm de 200-4000MHz et +10dBm de 200-6000MHz
  • Émetteur large bande hautement linéaire (signal LTE TM3.2 20MHz-16QAM):
    • ACPR: typiquement -45dB pour +10dBm et 0dBm à 2,4GHz et 5GHz respectivement
    • EVM: 2,5% et 3,5% généralement pour +10dBm et 0dBm à 2,4GHz et 5GHz respectivement
  • Bruit TX : bruit de fond ≤−150 dBm/Hz
  • Contrôle de gain TX 100dB+ avec contrôle de gain externe 31dB

Test HIL rapide sans codage HDL nécessaire

Notre approche de conception basée sur un modèle entièrement intégré permet aux développeurs de se déplacer facilement dans les phases de modèle, de simulation, de code, de matériel dans la boucle et de validation en temps réel… en itérant rapidement pour affiner leurs algorithmes tout en bénéficiant d’outils de codage HDL automatiques.

Le matériel est entièrement débogué et prêt pour le code

Le PicoSDR est livré avec une suite d’outils logiciels qui contient tous les cœurs IP nécessaires, les interfaces d’E/S et les API autonomes nécessaires pour permettre le développement immédiat d’applications sur le matériel.

Réduisez le temps de développement jusqu’à 70 %

L’utilisation d’une combinaison de notre environnement de conception basé sur un modèle, GNU Radio, notre conception de référence OFDM QAM64 et le code HDL généré automatiquement peuvent raccourcir considérablement les cycles de développement.